۱) هر یک از بلوکهای سخت افزاری زیر را به زبان Verilog توصیف کرده و در نرم افزار Modelsim شبیه سازی کنید.
الف) شمارنده هشت بیتی با قابلیت های پاک کردن، load موازی ، شمارش به بالا و پایین (مطابق بلوک دیاگرام و جدول زیر)

| CLEAR | LOAD | COUNTEN | INC/DEC | OPERATION            |
|-------|------|---------|---------|----------------------|
| 1     | Х    | Х       | Χ       | Clear Output         |
| 0     | 1    | X       | X       | <b>Parallel Load</b> |
| 0     | 0    | 0       | X       | Store                |
| 0     | 0    | 1       | 0       | <b>Count Up</b>      |
| 0     | 0    | 1       | 1       | <b>Count Down</b>    |

| Data_in[7:0] |                 | Output[7:0] |
|--------------|-----------------|-------------|
| ÍNC          | 00.4            | /           |
| CLEAR        | 8Bit<br>Counter |             |
| LOAD         |                 |             |
| COUNTEN      |                 |             |
| CLK          | >               |             |

ب) حافظه RAM تک پورت با حجم Wr, Rd دارای ورودی های Wr, Rd آسنکرون

| Data_in[7:0] |          |             |
|--------------|----------|-------------|
| Address[9:0] | RAM      |             |
| Wr<br>Rd     | 1024 X 8 | Output[7:0] |

۲) جداول درستی یک انکدر  $\mathbf{5} \leftarrow \mathbf{8}$  و یک انکدر اولویت دار $\mathbf{5} \leftarrow \mathbf{8}$  به ترتیب نمایش داده شده است. با استفاده از Verilog

| dataIn      | codeOut |
|-------------|---------|
| 8'b0000001  | 000     |
| 8'b000001X  | 001     |
| 8'b00001XX  | 010     |
| 8'b00001XXX | 011     |
| 8'b0001XXXX | 100     |
| 8'b001XXXXX | 101     |
| 8'b01XXXXXX | 110     |
| 8'b1XXXXXXX | 111     |
| else        | 3'bxxx  |

 $8 \rightarrow 3$  انكدر اولويت دار

| dataIn      | codeOut |
|-------------|---------|
| 8'b00000001 | 000     |
| 8'b00000010 | 001     |
| 8'b00000100 | 010     |
| 8'b00001000 | 011     |
| 8'b00010000 | 100     |
| 8'b00100000 | 101     |
| 8'b01000000 | 110     |
| 8'b10000000 | 111     |
| else        | 3'bxxx  |

انكدر 3←8

.....

۳) شکل زیر یک دیکدر باینری به سون سگمنت را نمایش می دهد که یک عدد باینری چهار بیتی ورودی را به معادل سون سگمنت آن تبدیل می کند. ابتدا جدول تبدیل را استخراج کرده سپس با استفاده از بلوک case آنرا به زبان Verilog



۴) یک شیفت رجیستر ۸ بیتی ترتیبی با قابلیت های زیر طراحی کرده و به زبان Verilog توصیف و شبیه سازی کنید.

| OP2 | OP1 | OP0 | Function               |
|-----|-----|-----|------------------------|
| 0   | 0   | 0   | Set to FF              |
| 0   | 0   | 1   | Shift Left             |
| 0   | 1   | 0   | Rotate Left            |
| 0   | 1   | 1   | Shift Right Logical    |
| 1   | 0   | 0   | Shift Right Arithmetic |
| 1   | 0   | 1   | Rotate Right           |
| 1   | 1   | 0   | Parallel Load          |
| 1   | 1   | 1   | Clear                  |



A شکل زیر، مدار مسیر داده و ASM chart یک ضرب کننده هشت بیتی را نمایش می دهد. این مدار دو عدد B بیتی B و B را از ورودی می گیرد و با D شدن بیت D عملیات ضرب را به روش جمع های متوالی انجام می دهد. این مدار را در سطح رفتاری به زبان Verilog توصیف و شبیه سازی کنید.

